期末考試試題 課程名稱(chēng) 《數字電子技術(shù)》 適用專(zhuān)業(yè)自動(dòng)化、測控 考試時(shí)間 ( 120 )分鐘 一、填空題(22分每空2分) 1、, 。
2、JK觸發(fā)器的特性方程為: 。 3、單穩態(tài)觸發(fā)器中,兩個(gè)狀態(tài)一個(gè)為 態(tài),另一個(gè)為 態(tài).多諧振蕩器兩個(gè)狀態(tài)都為 態(tài), 施密特觸發(fā)器兩個(gè)狀態(tài)都為 態(tài). 4、組合邏輯電路的輸出僅僅只與該時(shí)刻的 有關(guān), 而與 無(wú)關(guān)。
5、某數/模轉換器的輸入為8位二進(jìn)制數字信號(D7~D0),輸出為0~25.5V的模擬電壓。若數字信號的最低位是“1”其余各位是“0”,則輸出的模擬電壓為 。
6、一個(gè)四選一數據選擇器,其地址輸入端有 個(gè)。 二、化簡(jiǎn)題(15分 每小題5分) 用卡諾圖化簡(jiǎn)邏輯函數,必須在卡諾圖上畫(huà)出卡諾圈? 1) Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15) 2) 利用代數法化簡(jiǎn)邏輯函數,必須寫(xiě)出化簡(jiǎn)過(guò)程 3) 三、畫(huà)圖題(10分 每題5分) 據輸入波形畫(huà)輸出波形或狀態(tài)端波形(觸發(fā)器的初始狀態(tài)為0). 1、2、四、分析題(17分) 1、分析下圖,并寫(xiě)出輸出邏輯關(guān)系表達式,要有分析過(guò)程(6分) 2、電路如圖所示,分析該電路,畫(huà)出完全的時(shí)序圖,并說(shuō)明電路的邏輯功能,要有分析過(guò)程(11分) 五、設計題(28分) 1、用紅、黃、綠三個(gè)指示燈表示三臺設備的工作情況:綠燈亮表示全部正常;紅燈亮表示有一臺不正常;黃燈亮表示兩臺不正常;紅、黃燈全亮表示三臺都不正常。
列出控制電路真值表,要求用74LS138和適當的與非門(mén)實(shí)現此電路(20分) 2、中規模同步四位二進(jìn)制計數器74LS161的功能表見(jiàn)附表所示;請用反饋預置回零法設計一個(gè)六進(jìn)制加法計數器。(8分) 六、分析畫(huà)圖題(8分) 畫(huà)出下圖所示電路在 作用下,輸出電壓的波形和電壓傳輸特性 74LS138功能表如下: 輸 入 輸 出 G1 G2A G2B C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 * H * * * H L * * H L L H L L H L L H L L H L L H L L H L L H L L * * * * * * * * * L L L L L H L H L L H H H L L H L H H H L H H H H H H H H H H H H H H H H H H H H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L H H H H H H H H L 74LS161功能表 清零 RD 預置 LD 使能 EP ET 時(shí)鐘 CP 預置數據輸入 D C B A 輸出 QD QC QB QA L H H H H * L H H H * * * * L * * L H H * ↑ * * ↑ **** D C B A **** **** **** L L L L D C B A 保 持 保 持 計 數 04級自動(dòng)化、測控《數字電子技術(shù)》A卷答案 一、填空題(22分每空2分) 1、A, 2、3、穩態(tài),暫穩態(tài),暫穩態(tài),穩態(tài) 4、輸入,電路原先狀態(tài) 5、0.1V 6、兩 二、化簡(jiǎn)題(15分 每小題5分) 1)Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15)= 2) 3) 三、畫(huà)圖題(10分 每題5分) 1、2、四、分析題(17分) 1、(6分) 2、(11分)五進(jìn)制計數器 五、設計題(28分) 1、(20分) 1)根據題意,列出真值表 由題意可知,令輸入為A、B、C表示三臺設備的工作情況,“1”表示正常,“0”表示不正常,令輸出為R,Y,G表示紅、黃、綠三個(gè)批示燈的 狀態(tài),“1”表示亮,“0”表示滅。
A B C R Y G 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 1 (2)由真值表列出邏輯函數表達式為: (3)根據邏輯函數表達式,選用譯碼器和與非門(mén)實(shí)現,畫(huà)出邏輯電路圖。 2、(8分) 六、分析畫(huà)圖題(8分) 《數字電子技術(shù)基礎》試題(第一套) 一、填空題:(每空1分,共15分) 1.邏輯函數 的兩種標準形式分別為( )、( )。
2.將2004個(gè)“1”異或起來(lái)得到的結果是( )。 3.半導體存儲器的結構主要包含三個(gè)部分,分別是( )、( )、( )。
4.8位D/A轉換器當輸入數字量10000000為5v。若只有最低位為高電平,則輸出電壓為( )v;當輸入為10001000,則輸出電壓為( )v。
5.就逐次逼近型和雙積分型兩種A/D轉換器而言,( )的抗干擾能力強,( )的轉換速度快。 6.由555定時(shí)器構成的三種電路中,( )和( )是脈沖的整形電路。
7.與PAL相比,GAL器件有可編程的輸出結構,它是通過(guò)對( )進(jìn)行編程設定其( )的工作模式來(lái)實(shí)現的,而且由于采用了( )的工藝結構,可以重復編程,使它的通用性很好,使用更為方便靈活。 二、根據要求作題: (共15分) 1. 將邏輯函數 P=AB+AC寫(xiě)成“與或非”表達式,并用“集電極開(kāi)路與非門(mén)”來(lái)實(shí)現。
2. 圖1、2中電路均由CMOS門(mén)電路構成,寫(xiě)出P、Q 的表達式,并畫(huà)出對應A、B、C的P、Q波形。 三、分析圖3所示電路: (10分) 1) 試寫(xiě)出8選1數據選擇器的輸出函數式; 2) 畫(huà)出A2、A1、A0從000~111連續變化時(shí),Y的波形圖; 3) 說(shuō)明電路的邏輯功能。
四、設計“一位十進(jìn)制數”的四舍五入電路(采用8421BCD碼)。要求只設定一個(gè)輸出,并畫(huà)出用最少“與非門(mén)”實(shí)現的邏輯電路圖。
(15分) 五、已知電路及CP、A的波形如圖4(a) (b)所示,設觸發(fā)器的初態(tài)均為“0”,試畫(huà)出輸出端B和C 的波形。 (8分) B C 六、用T觸發(fā)器和異或門(mén)構成的某種電路如圖5(a)所示,在示波器上觀(guān)察到波形如圖5(b)所示。
試問(wèn)該電路是如何連接的?請在原圖上畫(huà)出正確的連接圖,并標明T的取值。 (6分) 七、圖6所示是16*4位ROM和同步十六進(jìn)制加法計數器74LS161組。
《數字邏輯電路》試卷
一、填空題:(每空1分,共20分)
1、數字邏輯電路按其功能可分為( )和( )兩大類(lèi)。
2、“與非”門(mén)的邏輯功能是有0出( ),全1出( )。
3、TTL門(mén)電路的工作電源電壓均為( ),TTL門(mén)電路輸入端懸空相當于接( )電平。
4、n個(gè)變量的函數的全體最小項之或恒為( ),任何兩個(gè)最小項之與恒為( )。
5、數據選擇器也叫( ),是( )個(gè)數入數據對( )個(gè)輸出端。
6、觸發(fā)器按邏輯功能可分為( )、( )、( )和( )等四種。
7、邊沿觸發(fā)器可避免電位式觸發(fā)器多次( )和( )的弊端。
8、時(shí)序邏輯電路當前輸出不僅與當時(shí)的( )有關(guān),而且還與過(guò)去時(shí)刻的( )有關(guān)。
9、施密特觸發(fā)器具有( )特性。
二、證明題:(每小題10分,共20分)
1、A+BC=(A+B)(A+C)
[u] [/u] [u] [/u]
2、AB+ AC+BCD=AB+AC
三、化簡(jiǎn)題:(每小題10分,共20分)
[u] [/u]
1、F= ABC+A+B+C (代數法)
2、F=(A、B、C)= m(3、5、6、7) (卡諾圖法,要求畫(huà)出卡諾圖)
四、問(wèn)答題:(每小題5分,共20分)
1、什么叫邏輯變量?
2、什么叫組合邏輯電路?
3、什么叫驅動(dòng)方程?
4、數字邏輯電路按其功能有哪兩種類(lèi)型?
五、設計題:(20分)
用74151數據選擇器實(shí)現下列函數?
F=(A、B、C)= m(2、3、4、7)
第三章 邏輯門(mén)電路 [題3.1] 選擇題1. 三態(tài)門(mén)輸出高阻狀態(tài)時(shí), 是正確的說(shuō)法。
A.用電壓表測量指針不動(dòng) B.相當于懸空 C.電壓不高不低 D.測量電阻指針不動(dòng)2. 以下電路中可以實(shí)現“線(xiàn)與”功能的有 。A.與非門(mén) B.三態(tài)輸出門(mén) C.集電極開(kāi)路門(mén) D.漏極開(kāi)路門(mén)3.以下電路中常用于總線(xiàn)應用的有 。
A.TSL門(mén) B.OC門(mén) C.漏極開(kāi)路門(mén) D.CMOS與非門(mén)4.三極管作為開(kāi)關(guān)使用時(shí),要提高開(kāi)關(guān)速度,可 。A.降低飽和深度 B.增加飽和深度 C.采用有源泄放回路 D.采用抗飽和三極管5.TTL電路在正邏輯系統中,以下各種輸入中 相當于輸入邏輯“1”。
A.懸空 B.通過(guò)電阻2.7kΩ接電源 C.通過(guò)電阻2.7kΩ接地 D.通過(guò)電阻510Ω接地6.對于TTL與非門(mén)閑置輸入端的處理,可以 。A.接電源 B.通過(guò)電阻3kΩ接電源 C.接地 D.與有用輸入端并聯(lián)7.CMOS數字集成電路與TTL數字集成電路相比突出的優(yōu)點(diǎn)是 。
A.微功耗 B.高速度 C.高抗干擾能力 D.電源范圍寬8.邏輯表達式Y=AB可以用 實(shí)現。A.正或門(mén) B.正非門(mén) C.正與門(mén) 9.要使TTL與非門(mén)工作在轉折區,可使輸入端對地外接電阻RI 。
A.>RON B.ROFF10.與CT4000系列相對應的國際通用標準型號為 。A.CT74S肖特基系列 B. CT74LS低功耗肖特基系列 C.CT74L低功耗系列 D. CT74H高速系列 [題3.2] 判斷題(正確打√,錯誤的打*)1.TTL與非門(mén)的多余輸入端可以接固定高電平。
( )2. 當TTL與非門(mén)的輸入端懸空時(shí)相當于輸入為邏輯1。( )3.普通的邏輯門(mén)電路的輸出端不可以并聯(lián)在一起,否則可能會(huì )損壞器件。
( )4. CMOS OD門(mén)(漏極開(kāi)路門(mén))的輸出端可以直接相連,實(shí)現線(xiàn)與。( )5.CMOS或非門(mén)與TTL或非門(mén)的邏輯功能完全相同。
( )6.三態(tài)門(mén)的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。( )7.TTL OC門(mén)(集電極開(kāi)路門(mén))的輸出端可以直接相連,實(shí)現線(xiàn)與。
( ) 8.一般TTL門(mén)電路的輸出端可以直接相連,實(shí)現線(xiàn)與。( )9.兩輸入端四與非門(mén)器件74LS00與7400的邏輯功能完全相同。
( )10.TTL集電極開(kāi)路門(mén)輸出為1時(shí)由外接電源和電阻提供輸出電流。( )11.TTL OC門(mén)(集電極開(kāi)路門(mén))的輸出端可以直接相連,實(shí)現線(xiàn)與。
( ) [題3.3] 填空題1. 集電極開(kāi)路門(mén)的英文縮寫(xiě)為 門(mén),工作時(shí)必須外加 和 。2.OC門(mén)稱(chēng)為 門(mén),多個(gè)OC門(mén)輸出端并聯(lián)到一起可實(shí)現 功能。
3.TTL與非門(mén)電壓傳輸特性曲線(xiàn)分為 區、區、區、區。4.集成邏輯門(mén)電路主要有 電路和 電路。
5.TTL與非門(mén)空載時(shí)輸出高電平為 V,輸出低電平為 V,閾值電壓Vth約為 V。6.CMOS門(mén)電路中不用的輸入端不允許 。
CMOS電路中通過(guò)大電阻輸入端接地,相當于接 ;而通過(guò)電阻接Vdd,相當于接 。7.TTL與非門(mén)是 極型集成電路,由 組成,電路工作在 狀態(tài)。
8.CMOS邏輯門(mén)是 極型集成電路,由 管組成,電路工作在 狀態(tài)。[題3.4] 二極管門(mén)電路如圖所示,已知二極管VD1、VD2導通壓降為0.7V,試回答下列問(wèn)題: (1)A接10V,B接0.3V時(shí),輸出VO 為多少伏?(2)A、B都接10V,VO為多少伏? (3)A接10V,B懸空,用萬(wàn)用表測B 端電壓,VB為多少伏? (4)A接0.3V,B懸空,測VB時(shí)應為多少伏? [題3.5] 對于如圖(a)所示的各種電路及圖(b)所示的輸入波形,試畫(huà)出F1~F4的波形。
圖(a) 圖(b) [題3.6] 某TTL反相器的主要參數為IIH=20μA,IIL=1.4mA;IOH=400μA,IOL=14mA,求它能帶多少個(gè)同樣的門(mén)?[題3.7] 在圖(a)所示電路中,輸入圖(b)所示的電壓波形時(shí),試畫(huà)出Y的波形,并寫(xiě)出邏輯表達式。圖(a) 圖(b) [題3.8] 試說(shuō)明下列各種門(mén)電路中哪些可以將輸出端并聯(lián)使用(輸入端的狀態(tài)不一定相同) (1)具有推拉式輸出級的TTL門(mén)電路;(2)TTL門(mén)電路中的OC門(mén);(3)TTL門(mén)電路的三太輸出門(mén);(4)普通的CMOS門(mén);(5)漏極開(kāi)路輸出的CMOS門(mén)電路;(6)CMOS門(mén)電路的三態(tài)輸出門(mén)。
[題3.9] 分析如圖所示CMOS門(mén)電路,哪些能正常工作,哪些不能,寫(xiě)出能正常工作電路輸出信號的邏輯表達式。(a) (b) (c) (d) (e) (f) 技 能 題 [題3.10] 有一個(gè)車(chē)間,用紅、黃兩個(gè)指示燈表示3臺設備的工作情況,若一臺設備出現故障,則黃燈亮;若兩臺設備出現故障,則紅燈亮;若三臺設備出現故障,則紅燈和黃燈同時(shí)亮。
試用與非門(mén)和異或門(mén)設計一個(gè)能實(shí)現此要求的邏輯電路。[題3.11] 試用與非門(mén)設計一個(gè)A、B、C、D 4人表決電路,當表決某提案時(shí),多數人同意,提案通過(guò),且A、B具有同等否決權。
第三章答案 [題3.1] 選擇題1. ABD 2. CD 3. A 4. ACD 5. ABC 6. ABD 7. ACD 8. C 9. C 10. B [題3.2] 判斷題1.√ 2.√ 3.√ 4.√ 5.√ 6.* 7.√ 8.* 9. √ 10. √ 11. √ [題3.3] 填空題1.OC 電源 負載 2.集電極開(kāi)路門(mén) 線(xiàn)與3.飽和區 轉折區 線(xiàn)性區 截止區。
聲明:本網(wǎng)站尊重并保護知識產(chǎn)權,根據《信息網(wǎng)絡(luò )傳播權保護條例》,如果我們轉載的作品侵犯了您的權利,請在一個(gè)月內通知我們,我們會(huì )及時(shí)刪除。
蜀ICP備2020033479號-4 Copyright ? 2016 學(xué)習?shū)B(niǎo). 頁(yè)面生成時(shí)間:3.145秒